LA 1 M4 SISDIG
Gambar 1. Jurnal Percobaan Modul 4.
2.1 Alat
a.. Jumper
Gambar 2. Jumper
b.Panel DL 2203D
c.Panel DL 2203C
d.Panel DL 2203S
Gambar 3. Modul De Lorenzo
2.2 Bahan (proteus)
1. IC 74111
Gambar 4. IC 74111
Flip-flop adalah rangkaian elektronika yang memilki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya. berikut adalah symbol dan tabel kebenaran dari JK Flip-Flop.
2. Power Suplay
Gambar 6. Power Suplay
3. Switch (SW-SPDT)
Gambar 7. Switch
5. Gerbang AND
Gambar 8. Gerbang AND
Gerbang logika AND adalah gerbang logika yang membutuhkan dua atau lebih masukan (input) untuk menghasilkan satu output. Ketika salah satu atau seluruh bilangan biner pada inputnya adalah 0 maka output yang akan dihasilkan juga 0. Sedangkan jika inputnya adalah 1 seluruhnya, maka outputnya adalah 1. dilihat bahwa pada gerbang AND, keluarannya akan bernilai 1 jika semua input adalah 1. Dan jika salah satu atau lebih input ada yang bernilai nol maka ouput akan bernilai nol. Untuk gerbang AND memakai prinsip perkalian.
Gambar 9. Tabel Kebenaran AND
6. Gerbang Not

Gambar 10. Gerbang NOT
Gerbang NOT merupakan gerbang di maan keluarannya akan selalu berlawanan dengan masukannya. Bila pada masukan diberikan tegangan, maka transistor akan jenuh dan keluaran bertegangan nol. Sedangkan bila pada masukannya diberi tegangan tertentu, maka transistor akan cut off, sehingga keluaran akan bertegangan tidak nol.
Gambar.11 Tabel kebenaran Logika NOT
7. Logicprobe atau LED
Gambar 12. Logic Probe.
3. Rangkaian Simulasi[Kembali]
Gambar 14. Pembahasan soal Analisa Percobaan 1
Download scan Laporan Akhir klik disini
Download Gambar Rangkaian klik disini
Download Video klik disini
Download Datasheet Switch klik disini
Download Datasheet 74LS112 klik disini
Komentar
Posting Komentar